游客,欢迎您! 登录 注册 您的建议
数字资源平台 > 工学> 电子科学与技术(可授工学、理学学位)> 芯片设计:CMOS模拟集成电路版图设计与验证 基于Cadence IC 6.1.7
  • 阅读次数: 26 下载次数: 8
  • 荐购次数: 0 收藏次数: 0
芯片设计:CMOS模拟集成电路版图设计与验证 基于Cadence IC 6.1.7
建议阅读终端:
扫描用手机阅读此书支持Android/iPhone
注:如果您的电脑尚未安装PC客户端,请先 安装客户端 后再下载阅读!
暂无推荐
简介
本书聚焦CMOS模拟集成电路版图设计领域,从版图的基本概念、设计方法和EDA工具入手,循序渐进介绍了CMOS模拟集成电路版图规划、布局、设计到流片的全流程;详尽地介绍了目前主流使用的模拟集成电路版图设计和验证工具——Cadence IC 6.1.7与SiemensEDA Calibre Design Solutions(Calibre);同时展示了运算放大器、带隙基准源、低压差线性稳压器、模-数转换器等典型模拟集成电路版图的设计实例,并结合实例对LVS验证中的典型案例进行了归纳和总结;最后对集成电路设计使用的工艺设计工具包内容,以及参数化单元建立方法进行了讨论。
目录
展开 ∨
评论
评分:
评价:
请输入评论信息
0/255 我要评论
全部评论(0)
默认排序
相关推荐